Étude et implémentation sur ASIC d'architectures faibles coûts de jeu d'instructions RISC-V
FR |
EN
Auteur / Autrice : | Filipe Pouget |
Direction : | Christophe Jego |
Type : | Projet de thèse |
Discipline(s) : | Electronique |
Date : | Inscription en doctorat le 02/02/2023 |
Etablissement(s) : | Bordeaux |
Ecole(s) doctorale(s) : | École doctorale des sciences physiques et de l’ingénieur (Talence, Gironde ; 1995-....) |
Partenaire(s) de recherche : | Laboratoire : Laboratoire de l'Intégration du Matériau au Système |
Equipe de recherche : Circuits et Systèmes Numériques (CSN) |
Mots clés
FR |
EN
Mots clés libres
Résumé
FR |
EN
Un premier objectif de l'étude sera de finaliser une implémentation de l'architecture AsteRISC sur la technologie IC 28nm CMOS28FDSOI de chez STMicroelectronics. Il est important de préciser qu'une étude préliminaire a déjà été menée de Mars 2022 à Septembre 2022 dans le cadre d'un stage de fin d'étude au laboratoire IMS. Le stagiaire était Filipe POUGET qui est le candidat retenu pour la thèse CIFRE. Le stage a été encadré par Camille LEROUX et suivi par Sylvain CLERC et Christophe JEGO. Pour ce faire, plusieurs réunions communes ont eu lieu. Ce travail préliminaire a permis à la fois de définir le cadre des travaux de thèse et de s'assurer des connaissances, des compétences et des motivations de Filipe POUGET pour mener à bien la thèse.