CMOS active gate driver for closed-loop dv/dt control of wide bandgap power transistors

par Plinio Carlos Bau

Thèse de doctorat en Genie electrique

Sous la direction de Nicolas Rouger et de Marc Cousineau.

Le président du jury était François Costa.

Le jury était composé de Nicolas Rouger, Marc Cousineau, Bernardo Cougo França, Frédéric Richardeau, Radoslava Mitova.

Les rapporteurs étaient Bruno Allard, Nadir Idir.

  • Titre traduit

    Commande rapprochée ultra-rapide intégrée en technologie CMOS pour les transistors de puissance à semi-conducteurs grand-gap


  • Résumé

    Dans cette thèse, nous présentons une technique de contrôle actif de grille pour maitriser la vitesse de commutation de transistors de puissance à semiconducteur grand–gap (technologies SiC et GaN). Un circuit de commande rapprochée innovant, permet de ralentir la vitesse de commutation à l’amorçage du transistor de puissance, réduisant ainsi les perturbations CEM, sans pour autant impacter trop lourdement les pertes de commutation. La méthode proposée est implémentée dans deux circuits intégrés en technologie CMOS qui permettent d’obtenir des temps de réaction pour une boucle de rétroaction inférieurs à la nanoseconde. Avec de telles performances, il est montré expérimentalement qu’il est possible de contrôler des vitesses de commutation supérieures à 100 V/ns sous des tensions de 400 V.


  • Résumé

    Wide bandgap (WBG) power transistors such as SiC MOSFETs and GaN HEMTs are a real breakthrough in power electronics. These power semiconductor devices have lower conduction and switching losses than their Silicon competitors. However, the fast switching transients can be an issue in terms of Electromagnetic Interferences (EMI). Consequently, one must slow down the switching speeds of WBG transistors to comply with EMI limitations, which reduces their advantages in terms of higher switching frequencies and lower total losses. In this work, an active gate driver is proposed to control the switching speed of wide bandgap semiconductor power transistors. An innovative closed-loop control circuit makes it possible to adjust separately the dv/dt and di/dt during the switching sequences. Overall, the dv/dt values can be reduced to comply with system-level limits of EMI, with less switching losses than existing methods. The proposed method is thoroughly investigated, with analytic and numerical models to assess the key performances: feedback loop bandwidth, optimal circuit design, area consumption. Selected and optimal designs are implemented in two integrated circuits in CMOS technology which demonstrate delay times below the nanosecond. With such performances, it has been shown experimentally that it is possible to actively control switching speeds higher than 100 V/ns under voltages of 400 V.


Il est disponible au sein de la bibliothèque de l'établissement de soutenance.

Consulter en bibliothèque

La version de soutenance existe

Où se trouve cette thèse\u00a0?

  • Bibliothèque : Institut national polytechnique. Service commun de la documentation.
Voir dans le Sudoc, catalogue collectif des bibliothèques de l'enseignement supérieur et de la recherche.