Reliability analysis of spintronic device based logic and memory circuits - PASTEL - Thèses en ligne de ParisTech Accéder directement au contenu
Thèse Année : 2017

Reliability analysis of spintronic device based logic and memory circuits

Analyse de fiabilité de circuits logiques et de mémoire basés sur dispositif spintronique

Résumé

Spin transfer torque magnetic tunnel junction (STT-MTJ) has been considered as a promising candidate for next generation of non-volatile memories and logic circuits, because it provides a perfect solution to overcome the bottleneck of increasing static power caused by CMOS technology scaling. However, its commercialization is limited by the poor reliability, which deteriorates severely with device scaling down. This thesis focuses on the reliability investigation of MTJ based non-volatile circuits. Firstly, a compact model of MTJ including main reliability issues is proposed and validated by the comparison with experimental data. Based on this accurate model, the reliability of typical circuits is analyzed and reliability optimization methodology is proposed. Finally, the stochastic switching behavior is utilized in some new designs of conventional applications.
La jonction tunnel magnétique (JTM) commutée par la couple de transfert de spin (STT) a été considérée comme un candidat prometteur pour la prochaine génération de mémoires non-volatiles et de circuits logiques, car elle fournit une solution pour surmonter le goulet d'étranglement de l'augmentation de puissance statique causée par la mise à l'échelle de la technologie CMOS. Cependant, sa commercialisation est limitée par la fiabilité faible, qui se détériore gravement avec la réduction de la taille du dispositif. Cette thèse porte sur l'étude de la fiabilité des circuits basés sur JTM. Tout d'abord, un modèle compact de JTM incluant les problèmes principaux de fiabilité est proposé et validé par la comparaison avec des données expérimentales. Sur la base de ce modèle précis, la fiabilité des circuits typiques est analysée et une méthodologie d'optimisation de la fiabilité est proposée. Enfin, le comportement de commutation stochastique est utilisé dans certaines nouvelles conceptions d'applications classiques.
Fichier principal
Vignette du fichier
TheseWang.pdf (8.18 Mo) Télécharger le fichier
Origine : Version validée par le jury (STAR)
Loading...

Dates et versions

tel-01743849 , version 1 (26-03-2018)

Identifiants

  • HAL Id : tel-01743849 , version 1

Citer

You Wang. Reliability analysis of spintronic device based logic and memory circuits. Electronics. Télécom ParisTech, 2017. English. ⟨NNT : 2017ENST0005⟩. ⟨tel-01743849⟩
191 Consultations
407 Téléchargements

Partager

Gmail Facebook X LinkedIn More