Techniques d'optimisation pour la synthèse de haut niveau et la compilation logicielle basées sur les diagrammes d'expansion de Taylor
FR |
EN
| Auteur / Autrice : | Jérémie Guillot |
| Direction : | Emmanuel Boutillon |
| Type : | Thèse de doctorat |
| Discipline(s) : | Électronique et informatique industrielle |
| Date : | Soutenance en 2009 |
| Etablissement(s) : | Lorient |
| Ecole(s) doctorale(s) : | École doctorale Santé, information-communication et mathématiques, matière (Brest, Finistère) |
| Partenaire(s) de recherche : | Autre partenaire : Université européenne de Bretagne (2007-2016) |
Mots clés
FR
Résumé
FR |
EN
Cette thèse adresse la problématique de l'optimisation automatique des spécifications dans le flot de conception des circuits intégrés. Par l'utilisation d'un formalisme canonique (basé sur les Taylors Expansion Diagram) et la reconnaissance de motifs particuliers dans le graphe, les optimisations issues de ces travaux permettent d'améliorer les résultats générés par les outils de synthèse de haut niveau sans connaissance à priori de l'application à implémenter.