Architecture de processeur de communication basée sur une mémoire associative à adressage structuré
FR |
EN
Auteur / Autrice : | Ridha Djemal |
Direction : | Guy Mazaré |
Type : | Thèse de doctorat |
Discipline(s) : | Microélectronique |
Date : | Soutenance en 1996 |
Etablissement(s) : | Grenoble INPG |
Mots clés
FR
Mots clés libres
Sciences appliquées
électronique
étude expérimentale
Conception assistée
Synthèse circuit
Architecture ordinateur
Matériel (informatique)
Processeur
Réseau communication
Transmission asynchrone
Mémoire associative
Adressage structure
Experimental study
Computer aided design
Circuit synthesis
Computer architecture
Computer hardware
Processor
Communication network
Asynchronous transmission
Associative memory
Résumé
FR |
EN
L’ensemble des travaux de cette thèse s'insère dans le cadre de la réflexion sur l'implémentation des processeurs de communication ou coupleurs pour les réseaux a haut débit et, plus spécifiquement, pour les protocoles ATM. Cette implémentation doit tenir compte des exigences, de plus en plus sévères, de vitesse, de débit et de coût.