Thèse soutenue

Abstraction fonctionnelle des circuits integres cmos

FR  |  
EN
Auteur / Autrice : Marc Laurentin
Direction : Alain Greiner
Type : Thèse de doctorat
Discipline(s) : Sciences appliquées
Date : Soutenance en 1994
Etablissement(s) : Paris 6

Résumé

FR

Dans ce memoire est presentee une methode permettant l'abstraction d'equations logiques de circuits integres cmos. L'approche proposee se base sur l'abstraction prealable d'un reseau de portes orientees a partir de la description du circuit au niveau transistor. Ce type de description, dont ne disposent pas toujours les concepteurs (generateurs, full-custom etc. ), peut etre utilisee par des verificateurs temporels ou fonctionnels rapides. Certains outils de test s'appuient aussi sur ce type de description. La modelisation du circuit en sous-reseaux etant presentee, l'etude realisee ici porte sur les conditions de conduction des chemins electriques qui composent ces sous-reseaux. La prise en compte de leur environnement (contraintes sur les entrees) passe par la detection et l'exploitation des correlations logiques entre les signaux du circuit. La description comportementale des sous-reseaux, est derivee des chemins electriques. La methode proposee s'appuie essentiellement sur les informations logiques qu'il est possible de deriver de la structure du circuit. En particulier, elle ne s'appuie pas sur une bibliotheque de formes pre-definies et ne requiert pas d'information de la part du concepteur du circuit. Elle peut donc etre appliquee a des circuits, dont la structure interne n'est pas connue. Les algorithmes implementant cette methode sont decrits, ainsi que les resultats obtenus sur des circuits de provenance universitaire, et industrielle