Réseau d'interconnexion du multiprocesseur M3S. Etude et mise en oeuvre
Auteur / Autrice : | Pascal Sainrat |
Direction : | René Beaufils |
Type : | Thèse de doctorat |
Discipline(s) : | Sciences appliquées |
Date : | Soutenance en 1991 |
Etablissement(s) : | Toulouse 3 |
Résumé
M3S est une architecture multiprocesseur à mémoire commune dont la principale originalité réside dans son réseau l'interconnexion entre les processeurs et la mémoire qui est constituée d'un ensemble de liens sériels. La mémoire est organisée de manière a permettre plusieurs accès de type série simultanément. Pour avoir de bonnes performances, il est indispensable que le débit sur les liens sériels soit très élevé (de l'ordre du gigabit par seconde). L'objet de cette thèse est la conception et la réalisation des interfaces de ces liaisons. Il a ainsi été nécessaire d'étudier une partie de la machine M3S et en particulier, de définir les technologies répondant aux besoins de performances de la machine. Les interfaces des liens sériels ont nécessité l'emploi de composants en arseniure de gallium tandis que le reste de la machine est réalisé à partir de composants silicium rapides. Ces différentes technologies ont imposé une étude poussée pour leur mise en oeuvre, notamment au niveau de la supression du bruit, des lignes de transmissions. . . Il à été également nécéssaire de réaliser l'horloge de la machine et d'étudier sa distribution dans la machine, celle-ci étant totalement synchrone. Eenfin, plusieurs solutions purement théoriques sont envisagées pour la réalisation d'une machine reprenant les idées de la machine M3S mais ayant un très grand nombre de processeurs toujours avec une mémoire commune.