Thèse soutenue

Conception d'un microprocesseur de comparaison dynamique pour la reconnaissance vocale

FR  |  
EN
Auteur / Autrice : Georges Quénot
Direction : Joseph-Jean Mariani
Type : Thèse de doctorat
Discipline(s) : Informatique
Date : Soutenance en 1988
Etablissement(s) : Paris 11

Résumé

FR

Cette thèse expose le développement d'un processeur de comparaison pour la reconnaissance vocale. A ce titre elle peut intéresser aussi bien les spécialistes du traitement de la parole que ceux de la conception de circuit intégrés. Elle est divisée en cinq chapitres. Les chapitres 1 et 3 ont pour but d'introduire le lecteur aux techniques de la reconnaissance vocale et de la conception de circuits intégrés. Ils permettent aux non spécialistes de s'initier à l'un ou l'autre des deux domaines. Ils font un tour d'horizon rapide sur les techniques et l'état de l'art et les développements sont plutôt orientés vers les aspects concernant directement les applications au processeur de comparaison dynamique. Le chapitre 2 décrit l'architecture et le jeu d'instruction du circuit et explique comment cette architecture et les spécifications du circuit ont été obtenues en étudiant à la fois les besoins des algorithmes de programmation dynamique et les possibilités offertes par la technologie. Le chapitre 4 décrit de façon plus précise l'architecture interne du circuit, comment celui-ci fonctionne, comment il a pu être implanté physiquement de façon efficace et décrit les solutions techniques choisies pour résoudre un certain nombre de problèmes pratiques. Le chapitre 5 conclut le développement et explore les possibilités futures pour les processeurs de programmation dynamique. Dans les chapitre 2, 3 et 4 une attention particulière a été donnée aux problèmes mes d'industrialisation et notamment aux compromis entre le coût et les performances. Ce travail a été effectué dans le cadre d’une collaboration entre Bull SA, VECSYS SA et le LIMSI-CNRS et a été subventionné par France Télécom (contrat DAII 86. 35. 053).