Conception et réalisation sur un multiprocesseur d'un simulateur réparti d'architectures systoliques
FR |
EN
Auteur / Autrice : | S. Kuppuswami |
Direction : | Françoise André |
Type : | Thèse de doctorat |
Discipline(s) : | Informatique |
Date : | Soutenance en 1986 |
Etablissement(s) : | Rennes 1 |
Mots clés
FR
Mots clés contrôlés
Résumé
FR
Ce stimulateur permet une analyse détaillée du comportement à l'exécution des architectures systoliques classiques ainsi qu'une évaluation comparative des performances de diverses solutions algorithmiques pour un problème donné. Le simulateur est réalisé sur une architecture multi-microprocesseur organisée selon une topologie maître-esclave, les différents processeurs communiquant entre eux au moyen d'un bus commun. Ce choix permet une simulation rapide pour un cout relativement faible. Le logiciel de simulation a été étudié pour imiter le plus précisement possible le comportement réel d'un système systolique tout en offrant à l'utilisateur un environnement convivial.