ASIP  Accélerateur  Agriculture  Algorithme SC  Algorithme SCAN  Algorithmes d'approximation  Amplificateurs de puissance  Annulation successive  Annulation successive à liste  Annulation sucessive à liste  Apprentissage  Architecture -- Informatique  Architecture  Architecture hétérogène  Architecture matérielle  Architecture reconfigurable  Architecture reconfigurable  Architectures Numériques  Arithmétique imprécis  Arithmétique virgule fixe  Arrosage  Asic  Assertion  Attaque par rejeu  Auto-Adaptatives  Boot  CMOS  CPM  Calcul approximé  Calcul d'erreur  Calcul distribué  Calcul reconfigurable  Campus responsable  Canaux sélectif en fréquence  Canaux sélectifs en temps et en fréquence  Capteurs  Caractérisation  Changement de rythme d’échantillonnage  Circuits FPGA  Circuits intégrés -- Simulation par ordinateur  Circuits intégrés  Circuits intégrés numériques  Circuits intégrés à faible consommation  Circuits intégrés à la demande  Circuits prédiffusés  Circuits électroniques -- Calcul  Cloud  Co-conception logicielle/matérielle  Codage  Codage du canal  Codage multi-niveaux  Code convolutif  Code correcteur d’erreurs  Code design  Code non binaire  Codes Correcteurs d’Erreurs  Codes LDPC  Codes LPDC  Codes Polaires  Codes convolutifs  Codes correcteur d’erreur  Codes correcteurs d'erreurs  Codes correcteurs d’erreurs  Codes de Reed-Solomon  Codes de contrôle à parité de faible intensité  Codes polaires  Codes polaires  Cohérence de cache  Cohérent  Communication  Communication sans fil  Communications numériques spatiales optiques  Communications par satellites  Compatibilité des bitstreams  Compensation  Complexité  Comportement chaotique  Compression  Conception de signaux  Conception des circuit numérique  Conception mixte  Configuration  Consommation d'énergie  Consommation énergétique  Continuous Phase Modulation  Convergence  Convertisseur analogique-numérique  Convertisseurs analogique-numérique  Corps de Galois  Corps finis  Correction d'erreur  Couche physique  Couche physique  Cryptographie  D'optimisation de coût  Debug  Dirty paper coding  Dispositifs logiques programmables  Données -- Compression  Drones  Débit d'information  Débogage  Décodage itératif  Décodeur K-Best  Décodeur LDPC  Décodeur Turbo  Décodeur logiciel  Décodeurs Min-Sum  Décodeurs itératifs  Décodeurs sphériques  Démodulation de données  Détection  Détérioration  Développement d'architecture  EXIT chart  Efficacité spectrale  Efficacité énergétique  Embarqué  Entrelacement de données  Entrelaceur ARP  Erreur  Erreurs résiduelles  Estimation canal  Estimation de canal  Estimation de puissance  Exploration d'architecture  Exploration de données  FPGA  FPGAs  Fiabilité  Fouille de donnée  Fpga  Front-end numérique  GALILEO  GIRA  Galileo, Système  Galois, Théorie de  Gestion mémoire  Gnu  GreenOFDM  Guerre électronique  HCI  HLS  Hardware  Haut débit  IEEE 802.11  IMD  INL  Implémentation ASIC  Implémentation FPGA  Implémentation logicielle  Implémentation matérielle  Imprécisions  Informatique -- Appareils et matériel  Informatique dans les nuages  Internet des objets  Intervalles de confiance  IoT  LDPC  LDPC codec  LUT  Ldpc  Linéarisation  Linéarisation aveugle  Lut  MIMO  MMSE-IC  MPSoC  Mesure de consommation d'un circuit  Migration de tâches matérielles  Modulation  Modulation  Modulation BICM  Modulation codée  Modulation numérique  Modulation par impulsions codées  Modèles  Modélisation  Modélisation de l’erreur  Modélisation des données  Moniteur  Multiplexage  Optimisation  Reconfiguration  Réseaux logiques programmables par l'utilisateur  Satellites artificiels dans les télécommunications  Simulation  Synchronisation  Synthèse de haut niveau  Systèmes adaptatifs  Systèmes de communication sans fil  Systèmes de télécommunications à large bande  Systèmes embarqués  Systèmes informatiques -- Mise en oeuvre  Systèmes sur puce  Traitement du signal  Transistors  Turbo-codes  Télécommunications -- Trafic  Télédétection  Économies d'énergie  

Christophe Jego a rédigé la thèse suivante :


Christophe Jego dirige actuellement les 6 thèses suivantes :

Automatique, Productique, Signal et Image, Ingénierie cognitique
En préparation depuis le 03-11-2020
Thèse en préparation

Electronique
En préparation depuis le 22-01-2020
Thèse en préparation


Christophe Jego a dirigé les 8 thèses suivantes :


Christophe Jego a été président de jury des 12 thèses suivantes :

Electronique
Soutenue le 04-03-2021
Thèse soutenue

Sciences et sciences de l’ingénieur
Soutenue le 24-09-2014
Thèse soutenue
SYAM - Systèmes Automatiques et Microélectroniques
Soutenue le 06-07-2012
Thèse soutenue


Christophe Jego a été rapporteur des 15 thèses suivantes :

Informatique et Télécommunication
Soutenue le 25-11-2019
Thèse soutenue
Télécommunications (STIC)
Soutenue le 06-11-2019
Thèse soutenue
Signal, Image, Vision
Soutenue le 09-10-2019
Thèse soutenue
Réseaux, Télécommunications, Systèmes et Architecture
Soutenue le 15-12-2015
Thèse soutenue
STIC (sciences et technologies de l'information et de la communication) - Cergy
Soutenue le 13-06-2013
Thèse soutenue

STIC (sciences et technologies de l'information et de la communication) - Cergy
Soutenue le 19-12-2012
Thèse soutenue


Christophe Jego a été membre de jury des 5 thèses suivantes :

SYAM - Systèmes Automatiques et Microélectroniques
Soutenue le 04-12-2012
Thèse soutenue