ARM  ARM TrustZone  ASIC  AXI bus security  Adaptation Video  Analyse statique  Annulation successive  Annulation successive à liste  Applications TDSI  Applications réseaux  Approche conjointe  Architecture  Architecture matérielle  Architectures Numériques  Architectures Reconfigurables  Arithmétique en virgule fixe  Arithmétique à virgule fixe  Assertion  Attaque par canal auxiliaire  Attaques de matériel informatique  Autotest intégré  Bist  Calcul haute performance  Can  Cheval de Troie  Chevaux de Troie  Chiffrement  Cholesky  Circuits FPGA  Circuits intégrés -- Conception assistée par ordinateur  Circuits intégrés -- Simulation par ordinateur  Circuits intégrés  Circuits intégrés numériques  Codes Correcteurs d’Erreurs  Codes LDPC  Codes LPDC  Codes correcteurs d'erreurs  Codes de contrôle à parité de faible intensité  Codes polaires  Communication  Communications numériques spatiales optiques  Compilateur  Composants virtuels comportementaux  Compression d'images  Compression d’Images  Configuration  Conscience du contenu  Convertisseurs analogique-numérique  Cyberdéfense  Debug  Dispositifs de sécurité  Débogage  Erreur  Erreurs d'arrondi  Erreurs résiduelles  Essais  Explicit data graph  FPGA  Fiabilité  Filigranes numériques  Filtrage adaptatif  Filtrage numérique  Filtres numériques  Fonctions physiques non-clonables  Formalisme de graphe  Grand collisionneur de hadrons  Génération de code  Génération de contraintes  H.264/AVC  HLS  HW/SW Codesign  Implémentation matérielle  Informatique dans les nuages  Internet du Futur  Jeu d'instructions  Kalman  Kalman, Filtrage de  Logiciels -- Exactitude  Marquage logique  Matrices symétriques  Microcode  Microélectronique  Mise à l'échelle dynamique de la tension et de la fréquence  Modèles  Moniteur  Multithread  Offuscation  Offuscation  Oscillateur ∆Σ  Parallélisme  Petites matrices  Plateforme Virtuelle  Post-traitement  Processeur  Processeur PowerPC  Protection de l'information  Protection de la propriété intellectuelle  Protocoles de réconciliation  Protocoles de réseaux d'ordinateurs  Protocoles textuels  Précision numérique  Rapport  Reseau domestique  Risc-v  Réseaux d'ordinateurs  Réseaux de neurones  Réseaux locaux domestiques  Réseaux logiques programmables par l'utilisateur  Réseaux neuronaux  SIMD  Satellites artificiels dans les télécommunications  Solveur SMT  Solveurs  Streaming  Synthèse  Synthèse de Haut Niveau  Synthèse de code  Synthèse de haut niveau  Synthèse de haut niveau  SystemC  SystemC  Système Embarqué Multimédia  Système sur puce  Systèmes de communication sans fil  Systèmes embarqués  Systèmes hétérogènes  Systèmes informatiques -- Mesures de sûreté  Systèmes linéaires  Systèmes sur puce  Sécurité  Sécurité informatique  Sécurité matérielle  TLM  Technique d'isolation du matériel  Test embarqué  Traitement du signal -- Techniques numériques  Transaction-level modeling  Transcodage  Turbo-codes  Verrouillage logique  Vidéo numérique  Virus informatiques  Vérification  Xenomai  Électronique numérique  Électronique, photonique  

Bertrand Le Gal a rédigé la thèse suivante :


Bertrand Le Gal dirige actuellement les 3 thèses suivantes :

Electronique
En préparation depuis le 20-10-2022
Thèse en préparation

Electronique, microelectronique, optique et lasers, optoelectronique microondes robotique
En préparation depuis le 10-09-2019
Thèse en préparation


Bertrand Le Gal a dirigé les 4 thèses suivantes :


Bertrand Le Gal a été membre de jury des 10 thèses suivantes :

Microélectronique
Soutenue le 06-07-2020
Thèse soutenue
Informatique, télécommunications et électronique
Soutenue le 13-02-2019
Thèse soutenue
Microélectronique
Soutenue le 19-10-2017
Thèse soutenue