AES  ASIC  Aes  Algorithme DES  Algorithmes  Analyse de consommation  Analyse de défaillance  Analyse des données  Analyse par canaux cachés  Analyse statique  Appareils électroniques -- Protection  Arbres de Merkle  Architecture des ordinateurs  Architecture des processeurs  Architecture à triple-Caisson  Asynchrone  Attaque laser  Attaque par canaux auxiliaires  Attaque par injection de fautes  Attaques  Attaques DPA et CPA  Attaques en Faute  Attaques en faute  Attaques et contre-mesures matérielles  Attaques par canaux cachés  Attaques par déni de service  Attaques par faisceau Laser  Attaques par impulsion de tension  Attaques par rejeu  Attaques passives  Authentification  Autotest  Autotest intégré  Bayes  Brouillage électromagnétique  Bundled-Data  Calcul stochastisque  Capteur DDHP  Capteurs  Capteurs Laser  Capteurs d'images CMOS  Cartes à mémoire  Cartes à puce  Chemins asynchrones  Chevaux de Troie Matériel  Chevaux de Troie Matériels  Chevaux de Troie matériels  Chevaux de troie matériels  Chiffrement  Chiffres  Circuit intégré 3D  Circuits Intégrés  Circuits asynchrones  Circuits d'horloge  Circuits intégrés  Circuits intégrés numériques -- Conception et construction  Circuits intégrés numériques  Circuits intégrés tridimensionnels  Circuits intégrés à faible consommation  Circuits intégrés à la demande  Circuits logiques  Circuits numériques  Circuits électroniques -- Calcul  Circuits électroniques  Circuits équivalents  Clé de chiffrement  Complexité spatiale  Compression de données de test  Conception en vue de test  Conception en vue du test  Conception pour test & sécurité  Conception sécurisée  Confiance matérielle  Confidentialité  Consommation  Consommation d'énergie  Contraintes Temporelles  Contre-Mesures  Contre-mesures  Contre-mesures électroniques  Contrefaçon  Contrefaçons  Contremesures  Contremesures contre les attaques scan  Contremesures matérielles  Convertisseurs analogique-numérique  Criminalité informatique  Critère de susceptibilité électromagnétique  Cryptographie  Cryptographie légère  Cryptographie à clé publique  Cryptologie  Cyberterrorisme  DFA  Design Analog  Design-For-Testability  Données -- Compression  Dpa  Déni de service  Désynchronisation  Détection d'erreur  Détection de défaut  Détection de fautes transitoires  Efficacité énergétique  Emission de lumière  Emulation  Encryption du canal de test  Essais  Essais  FPGA  Faible consommation  Faisceaux laser  Fiabilité  Flot de conception  Flot de vérification  Fonctions non clonables physiquement  Fpga  Fpga/ic  Fusion multicapteurs  Glitchs d’Horloge  Gpu  Générateur de nombres aléatoires  Générateurs de nombres aléatoires  Hardware  Hybridation  Implémentation de sécurité matérielle  Impulsion électromagnétique  Infrastructures de test  Inférence  Injection de fautes  Injection de fautes par Laser  Injection faute élétromagnétique  Injection laser  Injections de fautes  Internet des objets  Intégrité des circuits intégrés  Isolation  LASER  Laser  Les techniques d'authentification  Localisation de portes  MOS complémentaires  Machine probabiliste  Machine à état fini  Mesures de sûreté  Microcontroller sécurisé  Micropipeline  Microélectronique  Modèles de fautes  Modélisation de fautes  Modélisation électrique  Monitoring  Multi-Coeurs  Mémoire cache  Mémoires Flash  Mémoires SRAM  Mémoires flash  Mémoires non-volatiles à accès sélectif  Méthodologie de conception  Méthodologies  Méthodologies pour EDA  NoC  Ordinateurs -- Accès -- Contrôle  Oscillateurs en anneaux  Outils  Outils industriels  Piratage de propriété intellectuelle  Probabilité  Probabilités  Processeurs  Protection de l'information  Prototypage  Puce  Quasi-Delay insensitive  RF mm wave  RISC  RTL  Radio de réveil  Radiofréquences  Rayonnements non-ionisants  Registres sécurisés  Rfid  Robustesse materielle  Routage  Réseaux d'ordinateurs -- Mesures de sûreté  Réseaux logiques programmables  Réseaux logiques programmables par l'utilisateur  Réseaux sur puce  Rétention  Rétro-conception partielle  Rétro-ingénierie  SRAM  Simulation  SoC  Systèmes de sécurité  Systèmes informatiques -- Mesures de sûreté  Sécurité  Sécurité matérielle  Test  Test intégré  Virus informatiques  

Bruno Rouzeyre dirige actuellement la thèse suivante :

Conception de circuits intégrés dignes de confiance

par Quang-linh Nguyen sous la direction de Bruno Rouzeyre , Sophie Dupuis et de Marie-lise Flottes . - Montpellier

SYAM - Systèmes Automatiques et Micro-Électroniques
En préparation depuis le 01-12-2018
Thèse en préparation


Bruno Rouzeyre a dirigé les 17 thèses suivantes :

Systèmes automatiques et micro-électroniques
Soutenue le 08-07-2020
Thèse soutenue
Systèmes automatiques et micro-électroniques
Soutenue le 26-11-2018
Thèse soutenue
Systèmes automatiques et micro-électroniques
Soutenue le 02-12-2016
Thèse soutenue
Systèmes automatiques et micro-électroniques
Soutenue le 29-03-2016
Thèse soutenue
Systèmes automatiques et microélectroniques
Soutenue le 14-11-2014
Thèse soutenue
SYAM - Systèmes Automatiques et Microélectroniques
Soutenue le 14-12-2012
Thèse soutenue

SYAM - Systèmes Automatiques et Microélectroniques
Soutenue le 25-09-2012
Thèse soutenue
Automatique, traitement du signal et génie informatique
Soutenue en 2008
Thèse soutenue

Automatique, traitement du signal et génie informatique
Soutenue en 2005
Thèse soutenue

Électronique, optronique et systèmes
Soutenue en 2004
Thèse soutenue

Automatique, traitement du signal et génie informatique
Soutenue en 2004
Thèse soutenue

Automatique, traitement du signal et génie informatique
Soutenue en 2002
Thèse soutenue

Électronique, optronique et systèmes
Soutenue en 1999
Thèse soutenue

Électronique, optronique et systèmes
Soutenue en 1999
Thèse soutenue

Automatique, traitement du signal et génie informatique
Soutenue en 1998
Thèse soutenue


Bruno Rouzeyre a été président de jury des 10 thèses suivantes :

SYAM - Systèmes Automatiques et Micro-Électroniques
Soutenue le 08-11-2019
Thèse soutenue
Systèmes automatiques et micro-électroniques
Soutenue le 27-11-2018
Thèse soutenue
Systèmes automatiques et micro-électroniques
Soutenue le 02-10-2018
Thèse soutenue


Bruno Rouzeyre a été rapporteur des 14 thèses suivantes :


Bruno Rouzeyre a été membre de jury des 5 thèses suivantes :

Nano electronique et nano technologies
Soutenue le 03-12-2020
Thèse soutenue
Systèmes automatiques et microélectroniques
Soutenue le 30-11-2015
Thèse soutenue
SYAM - Systèmes Automatiques et Microélectroniques
Soutenue le 18-12-2012
Thèse soutenue