Thèse soutenue

Modélisation et optimisation des performances des structures digitales en arséniure de gallium

FR  |  
EN
Auteur / Autrice : Michel Ousset
Direction : Daniel Auvergne
Type : Thèse de doctorat
Discipline(s) : Électronique, optronique et systèmes
Date : Soutenance en 1994
Etablissement(s) : Montpellier 2

Résumé

FR

Le but poursuivi dans ce travail est d'apporter au concepteur de circuits integres logiques sur arseniure de gallium, des elements simples pour la conception, l'optimisation, et l'analyse des performances des portes dcfl et bfl. Les regles de conception en regime de fonctionnement statique et les regles de dimensionnement externe sont obtenues par l'etude analytique des structures, basee sur le modele simplifie du jfet. Le retard pour chaque structure, defini par rapport la tension de demi-excursion logique, est represente par un unique modele phenomenologique. Chacun des parametres du modele est exprime de facon explicite directement en fonction des parametres technologiques, de la dimension des transistors, de la charge et des niveaux logiques. A partir d'une etape prealable de calibration des parametres technologiques, nous montrons que le temps de propagation le long d'un chemin de donnees est obtenue avec une precision meilleure que 10%. L'utilisation de ce modele est etendue au dimensionnement optimal, d'une porte ou d'un ensemble de portes disposees en cascade, qui minimise le temps de propagation. La recherche de la limite d'acceleration est egalement traitee. L'aspect general de la methode d'analyse appliquee dans cette these peut etre aisement etendue d'autres structures logiques sur gaas telles que la scfl