Thèse soutenue

Comparaison de differentes familles logiques utilisees dans la conception de microprocesseurs

FR  |  
EN
Auteur / Autrice : NEL SAMAMA
Direction : Daniel Etiemble
Type : Thèse de doctorat
Discipline(s) : Sciences appliquées
Date : Soutenance en 1989
Etablissement(s) : Paris 6

Résumé

FR

Quelle famille logique choisir si on veut optimaliser le delai d'un circuit integre donne? notre objectif est de definir l'efficacite logique des diverses familles. L'utilisation d'un synthetiseur logique est indispensable car, pour etre representatifs, les resultats doivent provenir de logiques importantes. Nous avons developpe des methodes et des algorithmes pour traiter la seconde partie de la synthese: la decomposition et la factorisation d'une fonction booleenne. Nous avons pris en compte deux modes d'optimalisation, surface et delai, pour lesquels differents types de contraintes furent consideres. Le resultat est alors un ensemble de reseaux possibles que nous evaluons pour ne retenir que celui qui correspond a nos objectifs. Cela nous a permis de definir l'efficacite logique: il s'agit du graphe exprimant la surface en fonction du delai en utilisant les unites caracteristiques, calibrees par rapport a une porte de base: l'inverseur. Nous montrons que la complexite des bibliotheques cmos entraine une reduction de la surface, mais n'influe pas sur les delais. De meme, nous confirmons l'interet des sorties complementaires (presque 30% de gain en delai pour les familles de type ecl)