AIS-31  ASIC  Accumulateurs d'entropie  Accès -- Contrôle  Accélérateur matériel  Aléa  Analyse discriminante linéaire  Analyse discriminante par noyau  Analyse en composantes principales  Analyse par canaux cachés  Anneaux auto-séquencés  Attaque multivariée  Attaque optimale  Attaque par canal auxiliaire  Attaques  Attaques horizontales  Attaques par canaux auxiliaires  Attaques par canaux cachés  Attaques par collision  Brouillage électromagnétique  Bruit de scintillement  Bruit thermique  Canaux cachés  Carte à puce  Cartes à mémoire  Chiffrement  Circuits intégrés  Circuits intégrés à la demande  Complexité spatiale  Conception d'algorithmes pour l'évaluation de générateurs aléatoires  Consommation  Consommation d'énergie  Contre-mesures électroniques  Criminalité informatique  Critère de susceptibilité électromagnétique  Cryptanalyse  Crypto-coprocessuer sécurisé  Crypto-processeur sécurisé  Cryptographie  Cryptographie appliquée  Cryptographie à clé publique  Cryptologie  Cyberdéfense  Cyberterrorisme  Em  Entropie  Erreurs  Estimation de densité par noyaux  FPGA  Fiabilité  Flot de contrôle  Gestion sécurisée des clés  Générateur de nombres aléatoires  Générateurs de Nombres Aléatoires  Générateurs de nombres aleatoires  Générateurs de nombres aléatoires  HCrypt  Information mutuelle  Ingénierie des systèmes  Injection de fautes  Injection de fréquence  Injection faute élétromagnétique  Jitter  Laser  Microprocesseurs  Modèles mathématiques  Modélisation  Modélisation stochastique  Moniteur sur puce  Métastabilité  NIST  Nombres aléatoires  Ondes électromagnétiques  Oscillateurs  Oscillateurs en anneau  Perturbations  Processus stochastiques  Propriétés  Protection de l'information  RNG  Reconfiguration sécurisée  Retards programmables  Règles de séparation  Réduction de dimension  Réseaux de neurones  Réseaux logiques programmables par l'utilisateur  Schéma de masquage  Side-Channel  Statistique  Synthèse de haut niveau  Synthèse de haut niveau  Système sur Puces  Systèmes Embarqués  Systèmes embarqués  Systèmes informatiques -- Mesures de sûreté  Systèmes sur puce  Sécurité matérielle  TRNG  Température  Tests statistiques  Tests statistiques et combinatoires de suites aléatoires  Traitement du signal  

Yannick Teglia a rédigé la thèse suivante :


Yannick Teglia a été membre de jury des 16 thèses suivantes :

SYAM - Systèmes Automatiques et Micro-Électroniques
Soutenue le 08-11-2019
Thèse soutenue
Electronique et communications
Soutenue le 18-05-2017
Thèse soutenue
Systèmes automatiques et microélectroniques
Soutenue le 30-11-2015
Thèse soutenue

Systèmes automatiques et microélectroniques
Soutenue le 11-12-2013
Thèse soutenue