API standardisées  Accélérateur matériel  Algorithme de Tabu Search  Algorithmes génétiques  Algorithmes parallèles  Analyse  Analyse de traces d'applications  Analyse spectrale  Application parallèle  Architecture à tolérance de faute  Architecture multi-coeurs  Architecture multiprocesseurs  Architectures reconfigurables  Automobiles -- Équipement électronique  Calcul  Calcul distribué  Capteurs  Chemins asynchrones  Circuits d'horloge  Circuits intégrés  Circuits intégrés numériques -- Conception et construction  Circuits intégrés numériques  Co-design  Codes correcteurs d'erreurs  Composants électroniques  Configuration  Consommation d'énergie  Contexte  Dynamicité  Débogage  Débogueurs  Echantillons de taille faible  Efficacité énergétique  Erreurs  Exploration de l'espace de conception  FPGA  Fiabilité  Flot de contrôle  Flot de données  Flot de vérification  Fpga  Généricité  Heuristiques  Hétérogène  Hétérogénéité  Logique multivalente  MCAPI  MP-RSoC  MPSoC  Modélisation  Moniteur sur puce  Mpi  Mpsoc  Multiprocesseur  Multiprocesseurs  Mécanismes matériels  Mémoire partagée répartie  Méthodologies  NoC  Ollaf  Optique NoC  Ordonnancement  Ordre  Outils  Pbd  Plateformes d'émulation  Processeur à chemin de données reconfigurable  Processeurs  Propriétés  Protocole basé sur SNMP  Prototypes  Reconfiguration  Reconfiguration  Routage adaptatif  Réseau sur puce  Réseaux de capteurs  Réseaux logiques programmables  Réseaux logiques programmables par l'utilisateur  Réseaux sur puce du futur  Réseaux électriques d'interconnexion  SOPC  Simulateurs  Smart camera  Support des communications  Sureté de fonctionnement  Synthèse NoC hybride  Synthèse de haut niveau  Synthèse de haut niveau  Systèmes embarqués  Systèmes sur puce  Systèmes à évènements discrets  Systèmes, Conception de  Technologie sans fil  Thèses et écrits académiques  Théorie de Dempster-Shafer  Tolérance aux fautes  Tolérance aux fautes  Tolérance aux fautes  Trace  Traitement d'images -- Techniques numériques  Traitement d'images  Vision par ordinateur  Vérification formelle  Économies d'énergie  Électronique numérique  Émulation  Évaluation de NoC  

Sébastien Pillement a rédigé la thèse suivante :


Sébastien Pillement dirige actuellement les 5 thèses suivantes :

Electronique, microélectronique et nanoélectronique et micro-ondes
En préparation depuis le 10-10-2018
Thèse en préparation

SENTAUR : Sensor Enhancement To Augmented Usage and Reliability

par David Pallier sous la direction de Sébastien Pillement et de Vincent Le Cam . - Nantes

Electronique, microélectronique et nanoélectronique et micro-ondes
En préparation depuis le 12-12-2017
Thèse en préparation

Electronique, microélectronique et nanoélectronique et micro-ondes
En préparation depuis le 04-10-2017
Thèse en préparation

Electronique, microélectronique et nanoélectronique et micro-ondes
En préparation depuis le 18-11-2016
Thèse en préparation

Electronique, microélectronique et nanoélectronique et micro-ondes
En préparation depuis le 23-11-2015
Thèse en préparation


Sébastien Pillement a dirigé les 6 thèses suivantes :

Traitement du signal et télécommunications
Soutenue le 31-03-2016
Thèse soutenue
Traitement du signal et télécommunications
Soutenue le 08-11-2013
Thèse soutenue


Sébastien Pillement a été président de jury des 3 thèses suivantes :

STIC (sciences et technologies de l'information et de la communication) - Cergy
Soutenue le 22-06-2015
Thèse soutenue
STIC. Électronique, microélectronique, nanoélectronique
Soutenue le 30-05-2013
Thèse soutenue


Sébastien Pillement a été rapporteur des 9 thèses suivantes :

STIC (sciences et technologies de l'information et de la communication) - Cergy
Soutenue le 21-06-2013
Thèse soutenue

Sébastien Pillement a été membre de jury de la thèse suivante :