AES  Accélérateur matériel  Accélérateur matériel  Accélérateurs matériels  Advanced Encryption Standard  Algorithme  Algorithme Karatsuba  Analyse De Modification De Rondes  Analyse Differentielle De Fautes  Analyse de consommation  Analyse de signature  Analyse de sûreté  Analyse par canaux cachés  Analyse signature  Analyse statique de criticité  Analyses électromagnétiques  Antifuse  Apprentissage supervisé  Architecture à triple-Caisson  Arithmétique des courbes elliptiques  Attaque En Faute  Attaque Materielle  Attaques  Attaques en fautes  Attaques horizontales  Attaques par collision  Attaques par impulsion de tension  Attaques passives  Basse consommation  CMOS  Canaux auxiliaires  Capteurs  Capteurs Laser  Capteurs d'images CMOS  Carte A Puce  Chemins asynchrones  Chevaux de troie matériels  Chiffrement  Chiffrement de code  Chiffrement homomorphe  Chiffrement homomorphique  Chiffrement par flots  Chiffres  Circuit intégré  Circuit numérique  Circuits Intégrés  Circuits asynchrones  Circuits d'horloge  Circuits d’apprentissage  Circuits intégrés  Circuits intégrés linéaires  Circuits intégrés numériques -- Conception et construction  Circuits intégrés numériques  Circuits intégrés à faible consommation  Circuits intégrés à la demande  Circuits intégrés à très grande échelle  Circuits numériques  Circuits électroniques  Codage d'états  Code correcteur erreur  Compilation in-situ  Composant électronique complexes  Composants électroniques  Conception  Conception analogique  Conception assistée  Conception de processeurs  Conception sécurisée  Consommation  Consommation d'énergie  Contre-Mesures  Contre-mesures  Contre-mesures électroniques  Contremesures  Contrôle d'accès aux test dynamiques  Contrôleur  Corps finis  Corrélation statistique  Courbes elliptiques  Criminalité informatique  Criticité de registres  Criticité des variables  Crossbar nanométrique  Crypto-processeurs  Cryptographie  Cryptographie appliquée  Cryptographie à clé publique  Cyberdéfense  Cyberterrorisme  DFA  DRAM  Densité de pièges  Descriptions comportementales  Dispositifs électromagnétiques  Drain stress  Détection de défaut  Détection erreur  EEPROM  Effet de la compilation sur la robustesse  Environnement radiatif  Erreurs  Evaluation de fiabilité  Evaluation de robustesse  Exploration de l'espace de conception  Exploration de l’espace de conception  FPGA  FPGA à base de SRAM  FPGAs SRAM  Faisceaux laser  Fautes transitoires  Fiabilité  Fiabilité de microprocesseur  Flot commande  Flot de contrôle  Flot de vérification  GCC  Hétérogénéité  IDEA1TLM  Ieee 1687  Implantation haute performance logicielle et matérielle  Informatique dans les nuages  Injection De Fautes Par Laser  Injection de fautes  Injection de fautes  Injection de fautes par Laser  Injection laser  Injections de fautes  Injections électromagnétiques  Internet des objets  LASER  Laser  Lasers  Leon3  Localisation de portes  Logique  Logique combinatoire  MNV  MOS complémentaires  MP-SoC  Machine état fini  Macro cellules  Masquage d'erreurs  Memristors  Mesure de complexité  Mesures de sécurité  Mesures de sûreté  Microcontroller sécurisé  Microcontrôleurs  Microprocesseurs  Microélectronique  MinTax  Modèles de fautes  Modèles mathématiques  Modélisation  Modélisation électrique  Moniteur sur puce  Monolithic integration  Mécanismes cryptographiques  Mémoire de configuration  Mémoire résistive  Mémoires non volatiles  Méthodes dsm  Méthodologie de conception  Méthodologies  Nanotechnologie  Nanotubes  Nanoélectronique  Offuscation de codes  Ondes électromagnétiques  Opérateurs arithmétiques sur les corps finis  Outils  Oxyde tunnel  Processeurs  Processeurs watchdog  Processeurs à test en ligne intégré  Propriétés  Protection de l'information  Protocoles d'authentification  Puissance consommée  Radiation  Reconfiguration  Reconfiguration dynamique  Robustesse  Réseau Reconfigurable de Processeurs et Réseau sur Puce  Réseaux d'ordinateurs  Réseaux de capteurs  Réseaux de neurones  Réseaux logiques programmables  Réseaux logiques programmables par l'utilisateur  Réseaux neuronaux  Rétro-conception partielle  Rétro-ingénierie  SEFI  Systèmes embarqués  Systèmes informatiques -- Mesures de sûreté  Sécurité  Sécurité matérielle  Tolérance aux fautes  Tolérance aux fautes  Vérification formelle  Électronique numérique  

Régis Leveugle a rédigé la thèse suivante :


Régis Leveugle dirige actuellement la thèse suivante :

Nano electronique et nano technologies
En préparation depuis le 16-10-2017
Thèse en préparation


Régis Leveugle a dirigé les 20 thèses suivantes :

Nano electronique et nano technologies
Soutenue le 14-12-2017
Thèse soutenue
Nano electronique et nano technologies
Soutenue le 21-11-2016
Thèse soutenue
Nanoélectronique et nanotechnologie
Soutenue le 10-11-2016
Thèse soutenue
Sciences et technologie industrielles
Soutenue le 06-06-2013
Thèse soutenue

MicroélectroniqueMicroélectronique
Soutenue en 2003
Thèse soutenue

Microélectronique
Soutenue en 1995
Thèse soutenue

Micro-électronique
Soutenue en 1993
Thèse soutenue

Régis Leveugle a été président de jury des 12 thèses suivantes :

Nano electronique et nano technologies
Soutenue le 17-01-2019
Thèse soutenue

Nanoélectronique et nanotechnologie
Soutenue le 28-11-2014
Thèse soutenue

Sciences et technologie industrielles
Soutenue le 17-12-2012
Thèse soutenue


Régis Leveugle a été rapporteur des 12 thèses suivantes :

Systèmes automatiques et microélectroniques
Soutenue le 30-11-2015
Thèse soutenue

SYAM - Systèmes Automatiques et Microélectroniques
Soutenue le 06-07-2011
Thèse soutenue
Génie électrique, électronique, photonique et systèmes
Soutenue le 18-01-2010
Thèse soutenue


Régis Leveugle a été membre de jury des 4 thèses suivantes :