Thèse soutenue

Etude de la faisabilité d'une filière CMOS micronique sur silicium sur isolant

FR  |  
EN
Auteur / Autrice : André-Jacques Auberton-Hervé
Direction : Jean-Pierre Chante
Type : Thèse de doctorat
Discipline(s) : Sciences appliquées
Date : Soutenance en 1986
Etablissement(s) : Ecully, Ecole centrale de Lyon

Résumé

FR

La première partie de cette étude concerne l'optimisation d'une technique d'élaboration du matériau SOI : la recristallisation par microfusion de zone utilisant un faisceau laser. Les points abordés sont les suivants: la génération de défauts cristallins dans le cadre d'une méthode de germination qui consiste a utiliser le substrat initial comme référence cristalline; la modélisation numérique de l'aspect thermique de la technique de germination; l'interaction entre l'aspect thermique et la croissance cristalline lors de la génération de défauts cristallins ou morphologiques; la mise en place d'une méthodologie de réalisation de dispositifs électriques dans ce type de matériau. Dans une deuxième partie, nous avons développé une modélisation du transistor SOI en couche mince en nous appuyant sur des résultats expérimentaux obtenus à la fois sur le matériau décrit dans la première partie et sur des substrats SOI réalisés par implantation d'oxygène simox. Cette modélisation concerne la tension de seuil, la faible, la forte inversion, les effets de substrat flottant, pour les dispositifs MOS microniques dans le cadre d'un fonctionnement couplé entre l'interface avant et l'interface arrière. Dans la dernière partie, nous présentons les résultats obtenus dans le cadre de la faisabilité d'une filière micronique CMOS sur silicium isolant et les bases de l'optimisation d'une telle filière.