ASIP  Agriculture  Algorithme SC  Algorithme SCAN  Algorithmes de décodage  Annulation successive  Annulation sucessive à liste  Architecture -- Informatique  Architecture  Architecture hétérogène  Architecture matérielle  Architecture numérique  Architecture reconfigurable  Arithmétique imprécis  Arrosage  Assertion  Attaque par rejeu  Auto-Adaptatives  Boot  CMOS  CPM  Calcul distribué  Calcul reconfigurable  Campus responsable  Capteurs  Capteurs autonome  Caractérisation  Chaîne de Communication numérique  Circuits intégrés -- Simulation par ordinateur  Circuits intégrés  Circuits intégrés numériques  Circuits intégrés à faible consommation  Circuits intégrés à la demande  Circuits prédiffusés  Circuits électroniques -- Calcul  Cloud  Co-conception logicielle/matérielle  Codage / Décodage canal  Codage  Code convolutif  Code correcteur d’erreurs  Code design  Codes LDPC  Codes Polaires  Codes correcteur d'erreurs  Codes correcteurs d'erreurs  Codes correcteurs d'erreurs  Codes de Reed-Solomon  Codes de contrôle à parité de faible intensité  Codes polaires  Codes polaires  Cohérence de cache  Cohérent  Communication  Communication sans fil  Communications satellitaires  Compensation  Comportement chaotique  Compression  Conception basée modèle  Conception des circuit numérique  Configuration  Consommation d'énergie  Consommation énergétique  Convergence  Convertisseur analogique-numérique  Convertisseurs analogique-numérique  Corps finis  Couche physique  Couche physique  Cryptographie  D'optimisation de coût  Debug  Dispositifs logiques programmables  Données -- Compression  Débit d'information  Débogage  Décodage itératif  Décodeur K-Best  Décodeur LDPC  Décodeur Turbo  Décodeur logiciel  Décodeurs itératifs  Décodeurs sphériques  Détérioration  EXIT chart  Efficacité spectrale  Embarqué  Entrelacement de données  Erreur  Erreurs résiduelles  Estimation de canal  Estimation de puissance  Exploration d'architecture  Exploration de données  FPGA  FPGAs  Facteurs graphes  Fiabilité  Fouille de donnée  Fpga  GIRA  Gestion mémoire  Gnu  Guerre électronique  Génération de code  HCI  HLS  Haut débit  IEEE 802.11  IMD  INL  Implémentation  Implémentation ASIC  Implémentation FPGA  Implémentation matérielle  Imprécisions  Informatique dans les nuages  Internet des objets  LDPC  LDPC codec  LUT  Ldpc  Linéarisation  Linéarisation aveugle  Lut  MIMO  MMSE-IC  MPSoC  Mesure de consommation d'un circuit  Modulation BICM  Modulation codée  Modélisation  Moniteur  Multiprocesseurs  Mémoire Distribuée  Mémoire partagée répartie  NBTI  NS-FAIDs  Noncohérent  Parallélisation  Parallélisme  Placement mémoire  Plateforme Virtuelle  Plateformes virtuelles  Post-traitement  Precoding  Processeur  Processeurs à jeu d'instructions spécifique  Protection de l'information  Protographe  Prototypage  Puissance  Radio -- Émetteurs-récepteurs  Rapport  Reconfiguration  Reconfiguration Dynamique Partielle  Reconfiguration dynamique partielle  Relocation de bitstreams  Récepteur MAP/ML  Récepteur à large bande instantanée  Récepteurs itératifs  Réseaux logiques programmables  Réseaux logiques programmables par l'utilisateur  Réseaux sur puce  SC  SCAN  SFDR  Simulation  Surveillance  Surveillance de trafic  Surveillance électronique  Synchronisation  Synthèse  Synthèse de haut niveau  Synthèse de haut niveau  SystemC  SystemC  Système dynamique  Système d’exploitation embarqué  Systèmes de communication sans fil  Systèmes de télécommunications à large bande  Systèmes embarqués  Systèmes informatiques -- Mise en oeuvre  Systèmes sur puce  Systèmes à entrées multiples et à sorties multiples  TLM  Tolérance aux fautes  Tolérance aux fautes  Tolérants aux erreurs  Traitement de données hautdébit  Traitement du signal  Traitements haute performance  Transaction-level modeling  Transistor  Transistors  Turbo-codes  Télécommunication  Télécommunications -- Trafic  Télécommunications  Télédétection  

Christophe Jego a rédigé la thèse suivante :


Christophe Jego dirige actuellement les 5 thèses suivantes :

Electronique
En préparation depuis le 11-10-2017
Thèse en préparation


Christophe Jego a dirigé les 5 thèses suivantes :


Christophe Jego a été président de jury des 9 thèses suivantes :

Sciences et sciences de l’ingénieur
Soutenue le 24-09-2014
Thèse soutenue
SYAM - Systèmes Automatiques et Microélectroniques
Soutenue le 06-07-2012
Thèse soutenue


Christophe Jego a été rapporteur des 7 thèses suivantes :

Réseaux, Télécommunications, Systèmes et Architecture
Soutenue le 15-12-2015
Thèse soutenue
STIC (sciences et technologies de l'information et de la communication) - Cergy
Soutenue le 13-06-2013
Thèse soutenue

STIC (sciences et technologies de l'information et de la communication) - Cergy
Soutenue le 19-12-2012
Thèse soutenue

Christophe Jego a été membre de jury des 4 thèses suivantes :

SYAM - Systèmes Automatiques et Micro-Électroniques
Soutenue le 08-12-2015
Thèse soutenue
SYAM - Systèmes Automatiques et Microélectroniques
Soutenue le 04-12-2012
Thèse soutenue