Algorithmes  Analyse fonctionnelle de la puissance  Applications vidéo temps-Réel  Architecture des ordinateurs  Architecture des réseaux d'ordinateurs  Architecture hétérogène  Architecture médiateur-wrapper  Architecture évolutive  Architectures reconfigurables parallèles  Automates mathématiques, Théorie des  Avionique  C  C plus-plus  CORBA  Calcul intensif  Cartes graphiques  Circuits intégrés -- Conception assistée par ordinateur  Circuits intégrés -- Simulation par ordinateur  Circuits intégrés  Circuits intégrés à très grande échelle  Codage vidéo H.264  Compilation  Composants logiciels  Compression vidéo  Conception assistée par ordinateur en génie logiciel  Diffusion de flux binaire  Débogage  Décision multicritère  Estimation de la consommation d'énergie  Exploration de données  Exploration de l’espace de conception  Floorplanning  Flot de conception  Flux de données  Fonctions harmoniques  Fortran  Fpga  Générateurs  Génération automatique de code  Haute performance informatique embarquée  Heuristiques  Horloges logiques  Informatique  Ingénierie dirigée par les modèles  Interfaces graphiques  Interopérabilité  Kahn, Réseaux de processus de  La reconfiguration partielle  Langage SPEM  Langages de description de matériel informatique  Langages de programmation  Langages formels  Langages synchrones  Le calcul parallèle et dynamique  Logiciels -- Développement  Logiciels -- Réutilisation  Logiciels -- Validation  Logiciels -- Vérification  MARTE  MPSoC  Machines électriques  Microprocesseurs  Microprocesseurs multi-coeurs  Mode de transfert asynchrone  Modèle d'exécution  Modèles mathématiques  Modélisation haut niveau  Modélisation tridimensionnelle  Monte-Carlo, Méthode de  Multiprocesseurs  Mémoire partagée répartie  Métamodèles  Méthodes exactes  Méthodes hybrides.  Normes  Optimisation mathématique  Ordinateurs -- Conception et construction  Ordonnancement  Ordonnancement  Parallélisme  Parallélisme de données  Pareto, Optimum de  Planification -- Informatique  Planification  Planification de chemin 2D  Planification de chemin 3D  Processeurs à hautes performances  Programmation géométrique  Programmation orientée objets  Programmation parallèle  Programmation visuelle  Reconfiguration  Reconfiguration dynamique  Reconfiguration dynamique partielle  Reconfiguration dynamique partielle parallèle  Recouvrement communication-Calcul  Relocalisation de flux binaire  Robots mobiles  Réseaux logiques programmables par l'utilisateur  Réseaux multi-étages -- Évaluation  Réseaux sur puce  SVG  Silicium  Simulation par ordinateur  Streaming  Synthèse de haut niveau  SystemC  Système sur puce programmable  Systèmes d'aide à la décision  Systèmes d'exploitation  Systèmes dynamiques hybrides  Systèmes embarqués  Systèmes linéaires  Systèmes monopuces -- Évaluation  Systèmes sur puce  Systèmes sur puce multiprocesseurs  Systèmes transactionnels  Systèmes à paramètres répartis  Technique de simulation au niveau transactionnel  Temps réel  Tests  Tests fonctionnels  Traitement d'images  Traitement de données intensif  Traitement du signal -- Techniques numériques  Traitement du signal  Traitement réparti  Traitement vectoriel  Transformations de modèle  Transformations de modèles  Transistors à effet de champ  Traçabilité  UML  Uml marte  Électromagnétisme  Électrotechnique  Éléments finis, Méthode des  

Jean-Luc Dekeyser dirige actuellement la thèse suivante :

Stic
En préparation depuis le 26-10-2010
Thèse en préparation


Jean-Luc Dekeyser a dirigé les 39 thèses suivantes :


Jean-Luc Dekeyser a été membre de jury de la thèse suivante :